### Proiectare Logică

Curs 16: Structuri microprogramate

Mariana Mocanu <u>mariana.mocanu@upb.ro</u>: 1 CB Costin Chiru <u>costin.chiru@upb.ro</u>: 1 CA & CD Anca Morar <u>anca.morar@upb.ro</u>: 1 CC

### Microinstrucțiuni cu format fix (1)

- Informații asociate unei stări:
  - adresa stării următoare;
  - variabila de intrare care condiționează tranzacția;
  - ieşirile activate
- Structura microinstrucțiunii:

Input Code | ADR 0 | ADR 1 | OUT

- $L_{\mu i} = n_{ci} + 2 * n_{ADR} + n_{OUT}$
- RA selectează adresa;
- RD conţine datele scrise/citite în/din memorie





### Microinstrucțiuni cu format fix (2)

Input Code | ADR 0 | ADR 1 | OUT



- Cele n intrări sunt codificate, iar codul lor e folosit pentru a stabili care dintre intrări declanșează tranziția
- ADR0, ADR1 adresele pe 0/1 = locul unde se "sare" cu fluxul de control al aparatului
- > OUT = ieşirile, nu se codifică → numărul de ieşiri = numărul de biţi OUT necesari
- $ightharpoonup L_{\mu i}$  este suma numărului de biți necesari pentru fiecare câmp în parte

### Microinstrucțiuni cu format fix (3)

#### Avem 2 situații posibile:

- 1. Când tipul de memorie este impus
  - numărul de biți pentru RA se determină în funcție de tipul de memorie folosit.
  - lungimea microinstrucțiunii nu depinde de tipul de memorie (se poate obține prin concatenarea mai multor circuite)
- Pornind de la organigramă → numărul de stări
  → numărul de variabile de stare → numărul de biți al RA.
  - dacă numărul de stări este mai mic decât capacitatea memoriei (numărul de cuvinte) atunci rămân zone nefolosite;
  - stările următoare nu trebuie să fie adiacente ca la implementarea automatelor cu CBB-uri!



## Dezavantaj microinstrucțiuni cu format fix

- Lungimea microinstrucțiunii poate să devină prea mare
  - Interfon: 7 stări, L<sub>μi</sub> = 11 → dacă avem circuite de memorare pe 4 biți avem nevoie de 3, dacă sunt pe 8 biți avem nevoie de 2
- Câmpul destinat ieşirilor conţine puţină informaţie relevantă:
  - În exemplul nostru, informația utilă apare doar in 2 stări: când !APEL devine 0 și când DES devine 1

### Problema cu interfonul – memoria



ACTIV - 001, COD - 010, GATA - 011, D-INT - 100, T\_0 -101

| INPCOD | ADR0 | ADR1 | [ | ES | !APEL |
|--------|------|------|---|----|-------|
| 001    | 001  | 000  |   | 0  | 1     |
| 010    | 011  | 101  |   | 0  | 1     |
| 011    | 000  | 010  |   | 0  | 1     |
| 000    | 010  | 010  |   | 1  | 1     |
| 101    | 000  | 101  |   | 0  | 1     |
| 000    | 111  | 111  |   | 0  | 0     |
| XXX    | xxx  | xxx  |   | X  | X     |
| 100    | 011  | 100  |   | 0  | 1     |

- În cazurile semnalate se pierde spaţiul de memorie fie prin specificarea de ieşiri inutile, fie prin dublarea adresei următoare → încercăm să optimizăm memoria folosită prin folosirea microinstrucţiunilor cu format variabil
- Există 2 tipuri de structuri în cazul microinstrucțiunilor cu format variabil:





Se generează doar ieșiri Saltul este necondiționat



Doar decizie Nu avem ieşiri



- Dacă avem o structură de Tip 1, avem nevoie doar de adresa următoare și de ieșiri, nu de 2 adrese + inpcod + ieșiri
  - corespunde saltului necondiționat
- Dacă avem o structură de Tip 0, atunci avem nevoie de 2 adrese și de inpcod, dar nu mai avem ieșiri
  - o corespunde saltului condiționat de valoare unei intrări
- In plus, dacă pentru RA al memoriei folosim un numărător, atunci putem implementa trecerea la adresa următoare consecutivă prin incrementare:
  - la Tip 1:  $adr S_1 = adr S_0 + 1$  și ne interesează doar ieșirile,
  - la Tip 0:  $adr S_3 = adr S_1 + 1$  și ne interesează doar intrarea (inpcod) și  $ADR_0$
- Convenţie: la microinstrucţiuni de Tip 0, când intrarea este 1, adresa următoare este adresa curentă + 1

Structura microinstrucțiunii este diferită pentru cele 2 tipuri Pentru identificarea acestora se introduce un bit care indică tipul:

- pentru salt necondiționat = 1 (tip 1)
- pentru salt condiționat = 0 (tip 0)

1 | ieșiri

- $L_{\mu i Tip 1} = 1 + n_{out}$
- 1 este bitul pentru tipul instrucțiunii
- $L_{\mu i \ Tip \ 0} = 1 + n_{ci} + n_{adr0}$

0 | INPCOD | ADR0

- De cele mai multe ori microinstrucțiunile de Tip 1 și Tip 0 vor avea lungimi diferite pentru că depind de logica programului (număr de stări, număr de ieșiri, număr de variabile de intrare)
- Pentru a determina  $L_{\mu i}$  se va considera maximul dintre cele 2 valori:

$$L_{\mu i} = \max (L_{\mu i \operatorname{Tip} 1}, L_{\mu i \operatorname{Tip} 0})$$

#### Exemplu

- Dacă avem: adrese pe 4 biţi, 4 biţi pentru codul variabilelor de intrare şi 30 ieşiri:

  - $\begin{array}{l} \circ \ \ L_{\mu i \ Tip \ 1} = 1 + 30 = 31 \\ \circ \ \ L_{\mu i \ Tip \ 0} = 1 + 4 + 4 = 9 \\ \circ \ \ L_{\mu i} = max \ (L_{\mu i \ Tip \ 1}, \ L_{\mu i \ Tip \ 0}) = 31 \end{array}$
- Pentru a implementa dispozitivele de comandă cu microinstrucțiuni cu format variabil:
  - 1. Memoria trébuie să știe să diferențieze microinstrucțiunile de tip 1 și 0 între ele (se modifică unitatea de comandă) și
  - 2. Trebuie modificată organigrama pentru a avea numai instrucțiuni de tip 1 și 0 prin adăugare de stări.



- Trebuie să ne asigurăm că putem trece de la adresa curentă la adresa incrementată, dar și că se poate face salt la o altă adresă dacă avem instrucțiune de tip 0 și intrarea este 0 → se folosește un numărător universal pentru că permite incrementarea, precum și presetarea (folosind LOAD) unei anumite valori și continuarea incrementării de la acel punct
- Acest numărător joacă rolul RA

- ▶ Dacă Tip = 1, Ctrl = 1
  - → adresa curentă se incrementează (Up = 1)
  - se activează masca pentru a putea citi ieșirile (acestea se citesc direct)
- ▶ Dacă tip = 0
  - > se dezactivează masca pentru a nu putea citi ieșirile
  - Dacă intrarea este = 1, Ctrl = 1 și adresa curentă se incrementează (Up = 1)
  - Dacă intrarea este = 0, Ctrl = 0, Load se activează și se încarcă ADR0 în numărător

### Modificarea organigramei



- Pas 1: transformăm organigrama astfel încât să avem doar instrucțiuni de tip 1 sau 0
- Pas 2: recodificăm stările a.î.
- la µi-Tip 1:adresa următoare =adresa curentă+1
- la µi-Tip 0:
  adresa următoare =
  adresa curentă+1
  când variabila de
  intrare = 1

X=0: variabilă de intrare suplimentară cu valoare = 0 poate duce la creșterea **n**<sub>ci</sub>

### Modificarea organigramei (2)

- Din starea g nu poate efectua o tranziție pe 1 și atunci se introduce o stare suplimentară și o variabilă de intrare legată permanent la masă (=0).
  - astfel, tranziția pe 0 asigură tranziția la adresa dorităș
  - tranziția pe 1 duce către o stare unde nu se ajunge niciodată.

#### Observații:

- codul stărilor unde nu se ajunge niciodată poate fi refolosit
- variabila de intrare legată la masă poate și ea fi refolosită de oricâte ori este nevoie pentru astfel de tranziții

### Modificarea organigramei

### Ce înseamnă modificarea ACTIV în !ACTIV?

- În unitatea de comandă, pe intrarea MUX se conectează !ACTIV în loc de ACTIV
- Pentru !ACTIV se poate folosi același GATA cod desemnat inițial pentru ACTIV doar dacă în organigramă nu apar atât ACTIV cât și !ACTIV, în diferite stări.
- ACTIV și !ACTIV negat sunt tratate ca variabile independente
- Daca în organigamă avem nevoie atât de ACTIV cât și de !ACTIV se introduce o nouă variabilă de intrare Z=!ACTIV căreia i se alocă un cod diferit



### Memoria de microprogram

ACTIV - 001, COD - 010, GATA - 011,  $L_{\mu i \text{ tip } 1} = 1 + 2 = 3$ D-INT - 100, T\_0 -101  $L_{\mu i \ tip \ 0} = 1 + 3 + 4 = 8$ 0000  $\setminus Q_3Q_2Q_1Q_0$  $\neg L_{\mu i} = max (L_{\mu i tip 1}, L_{\mu i tip 0}) = 8$  $Adr|TIP \mid DES + !APEL (COD + ADRO)$ **ACTIV** a - 0000 0 | 001 0000 0001 0110 b - 0001 0 | 010 0110 -00101 | 00x xxxx COD0010 -00110 | 100 0110 0110 0100 0 | 101 0000 0101  $\overline{APEL}$ DES -01010 | 000 0010 11x xxxx 0111 0011 0100 0 | 011 0000 D INT *GATA*  $T_{0}$ 1000 0 | 000 0111 1001 x | xxx xxxx 1000

Proiectare Logică

### Memoria de microprogram

- Având în vedere că de cele mai multe ori cele 2 tipuri de microinstrucțiuni au dimensiuni diferite, trebuie ca una dintre ele să se completeze cu biți cu valoare indiferentă (x). Acest lucru se poate face fie la MSB, fie la LSB Memorie consumată:
  - Format fix: 7 stări \*11 biţi
  - Format variabil: 9 stări \* 8 biți

Tipul de microinstrucțiune folosit va influența alegerea tipului de memorie utilizat pentru implementare

Care e lungimea microinstrucțiunii cu Alt exemplu format fix?  $L_{ui} = 3 + 2 * 3 + 5 = 14$  biţi



- Nr. intrări = 5
- $n_{ci} = 3$
- Nr. stări = 7
- Nr. variabile de stare = 3
- Nr. ieşiri = 5
- $n_{OUT} = 5$

#### Codificare intrări

$$X_1 - 001$$
  
 $X_2 - 010$ 

$$X_3 - 011$$

$$X_4 - 100$$

$$X_5 - 101$$

#### Format Fix - Memoria de microprogram







### Memoria de microprogram

- Format fix: 7 stări \* 14 biți
- Format variabil: 11 stări \* 8 biţi

| Tip<br>memorie | Număr chip-uri pentru<br>µi cu format fix | Număr chip-uri pentru<br>µi cu format variabil |
|----------------|-------------------------------------------|------------------------------------------------|
| 8 x 8          | 2                                         | 2                                              |
| 8 x 16         | 1                                         | 2                                              |
| 16 x 8         | 2                                         | 1                                              |
| 16 x 16        | 1                                         | 1                                              |
|                |                                           |                                                |







# ÎNTREBĂRI?